L’association industrielle Jedec Solid State Technology, centrée sur le développement de normes pour l'industrie de la microélectronique, annonce la publication de sa norme sur la mémoire haute vitesse HMB4 - High Bandwidth Memory (*) - avec comme objectif d’intégrer ce type de bus mémoire de grande capacité dans des processeurs d’intelligence artificielle (IA).
Avec des vitesses de transfert allant jusqu'à 8 Gigabit/s sur une interface 2 048 bits, la HBM4 augmente la bande passante totale jusqu'à 2 To/s avec deux pseudo-canaux par canal.
Selon le Jedec, les concepteurs bénéficient ainsi d'une plus grande flexibilité et de moyens indépendants pour accéder aux piles de mémoire Dram de 4, 8, 12 et 16 niveaux, piles qui peuvent avoir des densités de 24 Gbit ou 32 Gbit assurant par empilement une densité cubique supérieure à 64 Go.
« L'introduction de la HBM4 marque une avancée décisive dans l'innovation en matière de mémoire à large bande passante, offrant les performances, l'efficacité et l'évolutivité nécessaires pour alimenter la prochaine génération de charges de travail d'IA, de calcul intensif et de graphisme », résume Joe Macri, directeur technique du calcul et des graphismes chez AMD.
La définition de l'interface HBM4 assure la rétrocompatibilité avec les contrôleurs HBM3 existants, permettant une intégration transparente dans diverses applications existantes et autorisant un seul contrôleur à fonctionner à la fois avec des mémoires HBM3 et HBM4, si nécessaire.
Notons que la norme ajoute également la notion de gestion des rafraîchissements dirigés (DRFM, Directed Refresh Management) pour une meilleure atténuation des effets de choc et des améliorations de fiabilité, de disponibilité et de facilité de maintenance.
(*) La High Bandwidth Memory (HBM ou mémoire à large bande passante) est un technologie de bus pour les mémoires Sdram empilées en 3D, technologie soutenue notamment par Samsung, AMD et SK Hynix. La mémoire à large bande passante a été adoptée par le JEDEC comme norme industrielle dans sa première version (HBM1) en octobre 2013.