L'embarqué > Xilinx

Xilinx

Xilinx gobe NGCodec, un spécialiste des IP d’encodage vidéo H.265/HEVC, VP9 et AV1

Publié le 09 juillet 2019 à 09:06 par Pierrick Arlot        

C’est par l’intermédiaire d’un blog que le fournisseur de circuits logiques programmables Xilinx a annoncé l’acquisition de la jeune société américaine NGCodec, créée en 2012 et spécialiste des IP d’encodage vidéo destinées aux marchés du broadcast, de la vidéo professionnelle et des centres de données. ...

Partager
Lire

Xilinx franchit le Rubicon pour la mise à jour sécurisée over-the-air de ses circuits Zynq

Publié le 27 novembre 2018 à 12:54 par François Gauthier        

La société californienne Rubicon Labs, éditeur de services d’identité et d’abonnement sécurisés pour l’IoT, a mis au point une solution de bout en bout pour la mise à jour sécurisée du silicium des puces-systèmes SoC et des FPGA Zynq de Xilinx par liaison radio (technologie dite OTA, over-the-air)....

Réservé aux abonnés Partager
Lire

Xilinx glisse des moteurs d’accélération IA dans ses futurs composants hétérogènes à logique programmable

Publié le 04 octobre 2018 à 09:48 par Pierrick Arlot        

[EDITION ABONNES] A l’occasion de son forum annuel de développeurs, Xilinx a donné quelques détails sur les premiers modèles de la famille de plates-formes ACAP (Adaptive Compute Acceleration Platform) du nom de l’architecture dévoilée pour la première fois par le spécialiste des FPGA en mars 2018. ...

Réservé aux abonnés Partager
Lire

Avec les plates-formes ACAP, Xilinx veut lancer une révolution dans le monde des FPGA

Publié le 20 mars 2018 à 11:36 par Pierrick Arlot        

« C’est un changement de paradigme technologique majeur pour l’industrie et, en termes d’ingénierie, notre réussite la plus significative depuis l’invention du FPGA ». C’est en ces termes plus qu’enthousiastes que Victor Peng, le président et CEO de Xilinx, décrit l’architecture ACAP (Adaptive Compute Acceleration Platform) ...

Partager
Lire

Xilinx adapte son architecture Zynq UltraScale+ aux traitements de signaux RF

Publié le 08 octobre 2017 à 19:52 par François Gauthier        

En ajoutant des convertisseurs analogiques/numériques et numériques/analogiques rapides associés à plusieurs moteurs FEC (Forward Error Correction) sur ses puces-systèmes Zynq UltraScale+, Xilinx ouvre la voie à l'utilisation de ces SoC ultrapuissants aux applications qui intègrent une chaîne de signaux RF en entrée ...

Partager
Lire

Lire les articles suivants