Acquisition de données : Texas Instruments lance un SoC KeyStone en alternative aux FPGA

Sous la référence 66AK2L06, Texas Instruments a commencé l’échantillonnage d’un circuit intégré de type SoC à architecture multicœur KeyStone II que le fabricant de semi-conducteurs compte positionner comme ...une alternative crédible aux FPGA dans des applications d’acquisition et de génération de données sur des marchés comme l’avionique, la Défense, le médical et le test et la mesure.

Pour ce faire, TI a intégré dans son SoC des fonctionnalités qui permettent de le connecter directement à des convertisseurs A/N, des convertisseurs N/A et des frontaux analogiques. On trouve ainsi dans le 66AK2L06 48 canaux de conversion numérique up-down ainsi qu’une interface au standard Jedec JESD204B, caractéristique qui, selon TI, garantit une réduction de 50% de la consommation électrique et réduit jusqu’à 66% la surface occupée sur le circuit imprimé. Rappelons que l’objectif du standard JESD204B, utilisé dans de nombreuses applications (radars, radios sans fil, équipements d'imagerie médicale, radios logicielles, systèmes industriels…), est de décrire l’interface série entre un processeur et un convertisseur de données, et donc de simplifier la conception de circuits imprimés en assurant, au sein d’un système, l'interopérabilité des processeurs avec des CAN (convertisseurs analogiques/numériques) et/ou des CNA (convertisseurs numériques/analogiques).

Parallèlement, les développeurs pourront aussi profiter de la souplesse de programmation apportée par la présence dans le SoC 66AK2L06 de quatre cœurs de DSP TMS320C66x cadencés à 1,2 GHz, eux-mêmes épaulés par deux cœurs ARM Cortex-A15 fonctionnant également à une fréquence de 1,2 GHz. Le tout pour une puissance développée deux fois supérieure aux solutions concurrentes, assure TI (76 Gflops, 153 GMacs, 8 400 DMips). Les fonctionnalités du 66AK2L06 sont par ailleurs renforcées par un coprocesseur FFT, accessible par tous les cœurs de DSP, un coprocesseur réseau, apte à accélérer le traitement de données Ethernet, quatre interfaces Gigabit Ethernet, un moteur de classification de paquets et un moteur d’accélération de fonctions de cryptage/décryptage. Autre avantage apporté par le SoC de Texas Instruments, la possibilité de modifier par logiciel et à la volée les configurations du frontal numérique (DFE) après déploiement, une fois les diverses configurations stockées en mémoire DDR ou flash. La disponibilité en volume du processeur 66AK2L06 est prévue pour le troisième trimestre 2015.