La carte OpenVPX 3U du français ApisSys embarque interface QSFP et FPGA Virtex-7

Grand spécialiste de l’acquisition et de la conversion rapide de signaux, la société française ApisSys lance sur le marché une carte au standard OpenVPX 3U, conforme aux spécifications Vita 65 et basée sur le FPGA Virtex-7 de Xilinx ...(modèles VX690T ou VX980T). Dédiée aux applications de traitement signal exigeantes ou aux applications de communication large bande, la carte, référencée AV112, offre une interface physique de communication QSFP (Quad Small Form Factor Pluggable) pour câbles sur cuivre ou pour fibre optique, capable de gérer des débits jusqu’à 10 Gbit/s sur chaque lien (soit 40 Gbit/s sur plusieurs kilomètres pour la fibre optique et/ou une dizaine de mètres pour une liaison cuivre).

Au sein de l’architecture, on trouve en outre un générateur de signaux d’horloge à faible gigue, programmable, capable de supporter les horloges de référence des technologies de communication rapides PCI Express, Serial ATA, Serial RapidIO, Fibre Channel, Aurora ou Gigabit Ethernet, et les protocoles XAUI. Un microcontrôleur 32 bits embarqué, cadencé à 80 MHz, assure, quant à lui, les opérations de gestion et de supervision de la carte en temps réel, via un lien USB 2.0 ou 10/100 Mbit Ethernet accessible sur le connecteur P2 de la carte via un module RTM (Rear Transition Module). Deux blocs mémoire Sram DDR3 à 667 MHz de 256 Mo chacun complètent l’ensemble.

ApisSys fourni l’AV112 en versions à refroidissement par convection ou par conduction, au choix.

Bloc diagramme de la carte AV112