Mips parfume son architecture Risc à la virtualisation et à la gestion SIMD

Finalement repris par Imagination pour 100 millions de dollars (après de multiples surenchères avec Ceva), l’américain Mips Technologies a procédé fin 2012 au lancement d’une nouvelle version majeure de son architecture ...pour cœur de processeurs et de microcontrôleurs. La Release 5 (R5), qui a nécessité deux ans de développement, ajoute d'importantes fonctionnalités aux architectures Risc à jeux d'instructions MIPS32, MIPS64 et microMIPS. Parmi celles-ci, un module SIMD (Single Instruction Multiple Data) est censé améliorer l’efficacité du traitement parallèle des calculs vectoriels, en particulier pour les applications multimédias. Selon Mips, les nouvelles instructions supportent aisément les langages de haut niveau tels que le C ou l’OpenCL.   L’Américain a également ajouté à son architecture un bloc de virtualisation sécurisée (VZ), une extension virtuelle de l'espace mémoire adressable par le cœur, ainsi que des extensions multithreads et DSP (jusqu’alors disponibles seulement dans le cadre des extensions spécifiques ASE). Les fonctions clés de la spécification R5 sont d’ores et déjà accessibles sous licence.